Implementing a TSPC D Flip Flop as an Arbiter for a low power 10-bits 200kS/s ADC with Adaptive Conversion Cycle for High-Quality Audio Applications in 0.18um TSMC CMOS Technology /
Guardat en:
| Autor principal: | |
|---|---|
| Format: | Thesis Llibre |
| Idioma: | anglès |
| Publicat: |
Guadalajara, México :
edición de autor,
2020
|
| Matèries: | |
| Accés en línia: | Ver documento en línea |
| Etiquetes: |
Sense etiquetes, Sigues el primer a etiquetar aquest registre!
|
Internet
Ver documento en línea| Signatura: |
EDS. 21
|
||
|---|---|---|---|
| Ejemplar 426645-1 |
Disponible
Préstamo en línea
|
Col·lecció:
Tesis del ITESO en línea
|
Notes:
Consultar en línea
|