Implementing a TSPC D Flip Flop as an Arbiter for a low power 10-bits 200kS/s ADC with Adaptive Conversion Cycle for High-Quality Audio Applications in 0.18um TSMC CMOS Technology /
Guardado en:
| Autor principal: | |
|---|---|
| Formato: | Tesis Libro |
| Idioma: | Inglés |
| Publicado: |
Guadalajara, México :
edición de autor,
2020
|
| Temas: | |
| Acceso en línea: | Ver documento en línea |
| Etiquetas: |
Sin etiquetas, Sé el primero en etiquetar este registro!
|
Internet
Ver documento en línea| Código Dewey: |
EDS. 21
|
||
|---|---|---|---|
| Ejemplar 426645-1 |
Disponible
Préstamo en línea
|
Colección:
Tesis del ITESO en línea
|
Notas:
Consultar en línea
|