Design of Bias Circuit for Charge Pump in 130nm BiCMOS Technology /

Se muestra el proceso de diseño del circuito de polarización para una bomba de carga con tecnología de la empresa Cadence Design Systems.

Kaydedildi:
Detaylı Bibliyografya
Yazar: González Avalos, Diego Andrés (autor)
Materyal Türü: Tez Kitap
Dil:İngilizce
Baskı/Yayın Bilgisi: Guadalajara, México : edición de autor, 2018
Konular:
Online Erişim:Ver documento en línea
Etiketler: Etiketle
Etiket eklenmemiş, İlk siz ekleyin!

MARC

LEADER 00000nam^a2200000^a^4500
001 000412449
005 20251023000000.0
009 20260310122140.442
037 |a Acervo ITESO - Biblioteca 
041 |a ING 
090 |a EDS. 17 
100 |a González Avalos, Diego Andrés  |e (autor) 
245 1 0 |a Design of Bias Circuit for Charge Pump in 130nm BiCMOS Technology /  |c D.A. González Avalos. 
264 1 |a Guadalajara, México :  |b edición de autor,  |c 2018 
300 |a 1 tesis electrónica en línea (XIII, 73 p.) 
300 |a 1 recurso en línea 
336 |a datos para computadora  |b cod  |2 rdacontenido 
337 |a computadora  |b c  |2 rdamedio 
338 |a recurso en línea  |b cr  |2 rdasoporte 
502 |a ITESO Tesina de Especialidad en Diseño de Sistemas en Chip 
520 |a Se muestra el proceso de diseño del circuito de polarización para una bomba de carga con tecnología de la empresa Cadence Design Systems. 
649 |a XX 
650 |a Circuito Multiplicador de Tensión -  |x Tema Principal 
650 |a Circuitos Integrados Bipolares 
650 |a Circuitos Integrados -  |x Tema Principal 
650 |a Circuitos Electrónicos 
650 |a Polarización (Electricidad) 
650 |a Electromagnetismo 
856 4 0 |u https://rei.iteso.mx/handle/11117/5765  |y Ver documento en línea 
910 |a Fondo General 
920 |a Electrónicos - Tesis del ITESO en Línea 
930 |a Repositorio Institucional 
905 |a 201 
901 |a 412449-1  |b IT2  |c ETI  |u 20250521 
902 |a https://opac.biblio.iteso.mx/vufind/Record/000412449