Saltar al contenido
Biblioteca Dr. Jorge Villalobos Padilla, SJ
Dirección de Información Académica
Opiniones y sugerencias
Canasta de libros :
0
elementos
( Completo )
Iniciar sesión
Idioma
Inglés
Deutsch
Español
Français
Italiano
日本語
Nederlands
Português
Português (Brasil)
中文(简体)
中文(繁體)
Türkçe
עברית
Gaeilge
Cymraeg
Ελληνικά
Català
Euskara
Русский
Čeština
Suomi
Svenska
polski
Dansk
slovenščina
اللغة العربية
বাংলা
Galego
Tiếng Việt
Hrvatski
हिंदी
Հայերէն
Українська
Sámegiella
Монгол
Māori
Opiniones y sugerencias
Canasta de libros :
0
elementos
( Completo )
Iniciar sesión
Idioma
Inglés
Deutsch
Español
Français
Italiano
日本語
Nederlands
Português
Português (Brasil)
中文(简体)
中文(繁體)
Türkçe
עברית
Gaeilge
Cymraeg
Ελληνικά
Català
Euskara
Русский
Čeština
Suomi
Svenska
polski
Dansk
slovenščina
اللغة العربية
বাংলা
Galego
Tiếng Việt
Hrvatski
हिंदी
Հայերէն
Українська
Sámegiella
Монгол
Māori
Página de inicio
Portal Biblioteca
Tesauro
Reservar espacios
Revistas
Aviso de privacidad
Todos los campos
Título
Autor
Tema
Código Dewey
ISBN/ISSN
Etiqueta
Número de sistema
Buscar
Búsqueda Avanzada
Diseño del path de alta frecue...
Citar
Compartir por correo electrónico
Imprimir
Exportar registro
Exportar a RefWorks
Exportar a EndNote
Exportar a Zotero Web Library
Agregar a favoritos
Enlace permanente
Diseño del path de alta frecuencia del receptor analógico del SerDes ITESOTV1 /
Guardado en:
Detalles Bibliográficos
Autor principal:
Gallardo García, Omar
(autor)
Formato:
Tesis
Libro
Idioma:
Español
Temas:
Amplificadores (Electrónica) -
>
Tema Principal
Circuitos Serializadores y Deserializadores
Circuitos Integrados
Circuitos Electrónicos
Microelectrónica
Electrónica Digital
Ingeniería Electrónica
Etiquetas:
Agrega una etiqueta
Sin etiquetas, Sé el primero en etiquetar este registro!
Existencias
Descripción
Comentarios
Ejemplares similares
Etiquetas MARC
Sé el primero en dejar un comentario!
Tu comentario
Primero debes ingresar al sistema
Ejemplares similares
Design for Testability in a SerDes System /
por: Hoil Loria, Miguel Mihail
Publicado: (2017)
Test Module Design for ITESO TV1 SerDes /
por: Godínez Maldonado, Ricardo
Publicado: (2016)
Diseño del transmisor analógico de un sistema SerDes en tecnología de fabricación de 130 nm /
por: Velásquez Meling, Alex
Publicado: (2017)
Serializer Design for a SerDes Chip in 130nm CMOS Technology /
por: Arrambide Barrón, Efraín
Publicado: (2016)
Test Modules Design for a SerDes Chip in 130nm CMOS Technology /
por: Limones Mora, César Fernado
Publicado: (2016)
© 2026 Catálogo Público de la Biblioteca V/F -- v.11.0