Samankaltaisia teoksia: Metodologías de optimización para ecualizadores transmisor y receptor de enlaces de alta velocidad en la validación post-silicio industrial de plataformas computacionales =
- Desarrollo de una metodología para la validación de señal mixta MSV /
- Design for Testability in a SerDes System /
- Analog Signal Generation for Built-in-Self-Test of Mixed-Signal Integrated Circuits /
- Graphical Framework for Automatic Generation of Custom UVM Testbenches in SystemVerilog Applied for the Validation of a SerDes DUT /
- Diseño del ambiente de verificación para un decodificador de Viterbi /
- The Designer’s Guide to Verilog-AMS /
Aihe: Ruido Electrónico - Prevención
- On-Chip ESD Protection for Integrated Circuits : An IC Design Perspective /
- Far-End Crosstalk Reduction on Microstrip Lines Through the Optimization of Alternative Microstrip Structures /
- Advances in Image and Graphics Technologies /
- Crosstalk Reduction in a Package through the Implementation of Ground Buried Vias /
- Metodologías de optimización para ecualizadores transmisor y receptor de enlaces de alta velocidad en la validación post-silicio industrial de plataformas computacionales = Transmitter and Receiver Equalizers Optimization Methodologies for High-Speed Links in Industrial Computer Platforms Post-Silicon Validation /
- Autoencoders para manejo de clases desbalanceadas en problemas de propensión de compra /
Aihe: Circuitos de Señal Mixta
- High-Level Modeling and Synthesis of Analog Integrated Systems /
- Analog Behavioral Modeling with the Verilog-A Language /
- Metodologías de optimización para ecualizadores transmisor y receptor de enlaces de alta velocidad en la validación post-silicio industrial de plataformas computacionales = Transmitter and Receiver Equalizers Optimization Methodologies for High-Speed Links in Industrial Computer Platforms Post-Silicon Validation /
- Reporte de formación complementaria en área de concentración en diseño electrónico de alta frecuencia /
- Embedded Deep Learning : Algorithms, Architectures and Circuits for Always-on Neural Network Processing /